„XCKU115-3FLVF1924E“ lauko programuojamas vartų masyvas gali pasiekti ypač didelį signalo apdorojimo pralaidumą vidutinio nuotolio įrenginiuose ir naujos kartos siųstuvuose. FPGA yra puslaidininkinis įrenginys, pagrįstas konfigūruojamo loginio bloko (CLB) matrica, sujungta per programuojamą sujungimo sistemą
„XCKU115-3FLVF1924E“ lauko programuojamas vartų masyvas gali pasiekti ypač didelį signalo apdorojimo pralaidumą vidutinio nuotolio įrenginiuose ir naujos kartos siųstuvuose. FPGA yra puslaidininkinis įrenginys, pagrįstas konfigūruojamo loginio bloko (CLB) matrica, sujungta per programuojamą sujungimo sistemą. Gali būti naudojamas paketų apdorojimui 100 g tinkluose ir duomenų centro programose. Jie taip pat yra labai tinkami intensyviam DSP apdorojimui, reikalingam naujos kartos medicininiam vaizdavimui, 8k4k vaizdo įrašams ir nevienalyčiai belaidei infrastruktūrai. Optimizuotas 20 nm sistemos veikimui ir integracijai, naudojant vieno lusto ir naujos kartos sukrautos silicio sujungimo (SSI) technologiją.
charakteristika
● Programuojama sistemos integracija
Iki 1,5 m sistemos logikos bloko, naudojant antrosios kartos 3D IC
Keli integruotas „PCI Express ® Gen3“ branduolys
● Pagerinkite sistemos veikimą
8.2 Teramac DSP skaičiavimo našumas
Aukštas panaudojimo greitis padidina greitį dviem lygiais
Kiekviename įrenginyje yra iki 64 16 g siųstuvų, kurie palaiko galinius planus
2400 MB/S DDR4, galintis stabiliai veikti skirtingomis PVT sąlygomis
● Sumažintos BOM išlaidos
Aukšta sistemos integracija, sumažinant taikymo BOM išlaidas iki 60%
● 12,5 GB/s siųstuvas -imtuvas, kurio mažiausias greitis yra lygus lygus poliškumui
Vidutinio greičio lygis gali palaikyti 2400 MB/s DDR4
„VCXO“ integracija gali sumažinti laikrodžio komponentų kainą