XCKU115-3FLVF1924E lauko programuojamų vartų matrica gali pasiekti itin didelį signalo apdorojimo pralaidumą vidutinio nuotolio įrenginiuose ir naujos kartos siųstuvu-imtuvuose. FPGA yra puslaidininkinis įrenginys, pagrįstas konfigūruojamo loginio bloko (CLB) matrica, sujungta per programuojamą sujungimo sistemą
XCKU115-3FLVF1924E lauko programuojamų vartų matrica gali pasiekti itin didelį signalo apdorojimo pralaidumą vidutinio nuotolio įrenginiuose ir naujos kartos siųstuvu-imtuvuose. FPGA yra puslaidininkinis įrenginys, pagrįstas konfigūruojamo loginio bloko (CLB) matrica, sujungta per programuojamą sujungimo sistemą. Galima naudoti paketų apdorojimui 100G tinkluose ir duomenų centrų programose. Jie taip pat labai tinka intensyviam DSP apdorojimui, reikalingam naujos kartos medicininiam vaizdavimui, 8k4k vaizdo įrašams ir nevienalytei belaidžiai infrastruktūrai. Optimizuotas 20 nm sistemos veikimui ir integravimui, naudojant vieno lusto ir naujos kartos sukrauto silicio sujungimo (SSI) technologiją.
charakteristika
● Programuojamas sistemos integravimas
Iki 1,5 M sistemos loginio bloko, naudojant antros kartos 3D IC
Keli integruoti PCI Express® Gen3 branduoliai
● Pagerinkite sistemos veikimą
8.2 TeraMAC DSP skaičiavimo našumas
Didelis panaudojimo lygis padidina greitį dviem lygiais
Kiekvienas įrenginys turi iki 64 16G siųstuvų-imtuvų, palaikančių galines plokštes
2400Mb/s DDR4, galintis stabiliai veikti skirtingomis PVT sąlygomis
● Sumažėjusios MK išlaidos
Aukšta sistemos integracija, iki 60% sumažinanti programų MK išlaidas
● 12,5 Gb/s siųstuvas-imtuvas su minimaliu greičiu, vienodais poliškumu
Vidutinio greičio lygis gali palaikyti 2400 Mb/s DDR4
VCXO integracija gali sumažinti laikrodžio komponentų kainą