„XCKU11P-2FFVE1517I“ „XCKU11P-2FFFVE1517I“ lauko programuojamas masyvas turi keletą galios parinkčių, kad pasiektų geriausią pusiausvyrą tarp reikalingo sistemos našumo ir ypač mažos energijos suvartojimo. FPGA yra puslaidininkinis įrenginys, pagrįstas konfigūruojamo loginio bloko (CLB) matrica, sujungta per programuojamą sujungimo sistemą
Geriausias balansas. „XCKU085-1FLVA1517I“ yra idealus pasirinkimas paketų apdorojimui ir DSP intensyvioms funkcijoms, tinkančioms įvairioms programoms-nuo belaidžio MIMO technologijos iki NX100G tinklų ir duomenų centrų.
„XC6SLX4-2TQG144I“ įrenginys yra optimizuotas programoms, kurioms reikalingas absoliučias minimalias išlaidas. „Spartan-6 LX FPGA“ palaiko iki 150K loginio tankio, 4,8 MB atminties, integruotus saugojimo valdiklius ir lengvai naudojamą aukšto našumo sistemos IP (pvz., DSP modulius), tuo pačiu priimant novatoriškas atviras standartines konfigūracijas.
XC7V585T-2FFG1761I buvo optimizuotas aukščiausio lygio sistemos veikimui ir talpai, todėl sistemos našumas padidėjo 2x. Aukščiausias našumo įrenginys, naudojant sukrautą silicio sujungimo (SSI) technologiją.
„XC7VX690T-2FFG1927I“ Lauko programuojamas vartų masyvas yra įrenginys, įdiegtas per sukrauto silicio sujungimo (SSI) technologiją, kuri gali atitikti sistemos taikymo reikalavimus. „Virtex-7“ gali būti naudojamas tokioms programoms kaip nuo 10 g iki 100 g tinklų, nešiojamojo radaro ir ASIC prototipo kūrimo. Įrenginys „Virtex-7“ taip pat gali atitikti įvairius sistemos reikalavimus, pradedant kompaktiškomis ir kainomis jautriomis didelio masto programomis ir baigiant ypač aukščiausio lygio jungties pralaidumu, logine talpa ir signalo apdorojimo galimybėmis
„XC7VX690T-2FFG1926I“ Lauko programuojamų vartų masyvas (FPGA) yra įrenginys, kuriame naudojamas sukrautas silicio sujungimo (SSI) technologija ir gali patenkinti įvairių programų sistemos reikalavimus. FPGA yra puslaidininkinis įrenginys, pagrįstas konfigūruojamo loginio bloko (CLB) matrica, sujungta per programuojamą sujungimo sistemą. „Virtex-7“ tinka tokioms programoms kaip nuo 10 g iki 100 g tinklų, nešiojamojo radaro ir ASIC prototipo dizaino.