Didelės spartos lentaIš praktikos matyti, kad IC lusto kūrimas yra toks, kad lusto tūris yra vis mažesnis, o kaiščių skaičius vis daugiau ir daugiau pakuotės formos požiūriu. Tuo pačiu metu dėl pastarųjų metų IC proceso vystymosi jo greitis yra vis didesnis. Matyti, kad šiandien sparčiai besivystančioje elektroninio dizaino srityje iš IC lustų sudaryta elektroninė sistema sparčiai vystosi didelio masto, mažos apimties ir didelės spartos kryptimi, o kūrimo greitis vis spartesnis. Tai sukelia problemą, tai yra, sumažėjus elektroninio dizaino tūriui, didėja grandinės išdėstymas ir laidų tankis, o signalo dažnis vis dar didėja, taigi, kaip spręsti didelio greičio signalas tapo pagrindiniu dizaino sėkmės veiksniu. Sparčiai tobulėjant logikai ir sistemos laikrodžio dažniui elektroninėje sistemoje bei stiprėjant signalo briaunoms, vis svarbesnė tampa spausdintinės plokštės sujungimo pėdsakų ir plokštės sluoksnio charakteristikų įtaka sistemos elektriniam veikimui. Žemo dažnio projektavimui negalima atsižvelgti į pėdsakų sujungimo ir plokštės sluoksnio įtaką. Kai dažnis viršija 50MHz, vertinant sistemos veikimą reikia atsižvelgti į sujungimo ryšį su perdavimo linija, taip pat į spausdintinės plokštės elektrinius parametrus. Todėl didelės spartos sistemos projektavimas turi susidurti su laiko problemomis, kurias sukelia sujungimo vėlavimas ir signalo vientisumo problemos, tokios kaip skersinis ir perdavimo linijos efektas.(didelio greičio lenta)