„XC6SLX4-2TQG144I“ įrenginys yra optimizuotas programoms, kurioms reikalingas absoliučias minimalias išlaidas. „Spartan-6 LX FPGA“ palaiko iki 150K loginio tankio, 4,8 MB atminties, integruotus saugojimo valdiklius ir lengvai naudojamą aukšto našumo sistemos IP (pvz., DSP modulius), tuo pačiu priimant novatoriškas atviras standartines konfigūracijas.
XC7V585T-2FFG1761I buvo optimizuotas aukščiausio lygio sistemos veikimui ir talpai, todėl sistemos našumas padidėjo 2x. Aukščiausias našumo įrenginys, naudojant sukrautą silicio sujungimo (SSI) technologiją.
„XC7VX690T-2FFG1927I“ Lauko programuojamas vartų masyvas yra įrenginys, įdiegtas per sukrauto silicio sujungimo (SSI) technologiją, kuri gali atitikti sistemos taikymo reikalavimus. „Virtex-7“ gali būti naudojamas tokioms programoms kaip nuo 10 g iki 100 g tinklų, nešiojamojo radaro ir ASIC prototipo kūrimo. Įrenginys „Virtex-7“ taip pat gali atitikti įvairius sistemos reikalavimus, pradedant kompaktiškomis ir kainomis jautriomis didelio masto programomis ir baigiant ypač aukščiausio lygio jungties pralaidumu, logine talpa ir signalo apdorojimo galimybėmis
„XC7VX690T-2FFG1926I“ Lauko programuojamų vartų masyvas (FPGA) yra įrenginys, kuriame naudojamas sukrautas silicio sujungimo (SSI) technologija ir gali patenkinti įvairių programų sistemos reikalavimus. FPGA yra puslaidininkinis įrenginys, pagrįstas konfigūruojamo loginio bloko (CLB) matrica, sujungta per programuojamą sujungimo sistemą. „Virtex-7“ tinka tokioms programoms kaip nuo 10 g iki 100 g tinklų, nešiojamojo radaro ir ASIC prototipo dizaino.
„XCZU5CG-L1SFVC784I“ turi 64 bitų procesoriaus mastelio keitimą, derindamas realaus laiko valdymą su programinės įrangos ir aparatinės įrangos varikliais, skirtais grafikos, vaizdo, bangos formos ir paketų apdorojimui. Kelių procesorių ant lusto sistemos įrenginiai yra sukurti ant standartinių realaus laiko procesorių ir platformų, turinčių programuojamą logiką.
„XCZU11EG-3FFVC1760E“ integruotas funkcija Rich 64 Bit Quad Core arba Dual Core ARM viename įrenginyje ® „Cortex-A53“ apdorojimo sistema ir programuojama loginė ultraskale architektūra, pagrįsta dvigubos šerdies rankos žievės-R5F. Be to, tai taip pat apima lusto atmintį, kelių prievadų išorines atminties sąsajas ir turtingas periferinio ryšio sąsajas.