XCZU47DR-L2FFVG1517I Xilinx XC7A100T-2FGG676I Gali pasiekti didesnį ekonominį efektyvumą įvairiais aspektais, įskaitant logiką, signalų apdorojimą, įterptąją atmintį, LVDS I/O, atminties sąsajas ir siųstuvus-imtuvus. Artix-7 FPGA puikiai tinka sąnaudoms jautrioms programoms, kurioms reikia aukščiausios klasės funkcijų.
XCZU15EG-2FFVB1156I lustas turi 26,2 Mbit įterptąją atmintį ir 352 įvesties / išvesties gnybtus. 24 DSP siųstuvas-imtuvas, galintis stabiliai veikti 2400MT/s greičiu. Taip pat yra 4 10G SFP+ šviesolaidinės sąsajos, 4 40G QSFP šviesolaidinės sąsajos, 1 USB 3.0 sąsaja, 1 Gigabit tinklo sąsaja ir 1 DP sąsaja. Plokštė turi savikontrolės įjungimo seką ir palaiko kelis paleidimo režimus
Kaip FPGA lusto narys, „XCVU9P-2FLGA2104I“ turi 2304 programuojamus loginius vienetus (PLS) ir 150 MB vidinės atminties, užtikrinant iki 1,5 GHz laikrodžio dažnį. Pateikė 416 įvesties/išvesties kaiščius ir 36,1 Mbit paskirstytą RAM. Tai palaiko programuojamų vartų matricos (FPGA) technologiją lauke ir gali pasiekti lanksčią įvairių programų dizainą
„XCKU060-2FFVA1517I“ buvo optimizuotas sistemos veikimui ir integracijai po 20NM procesu ir priima vieną lustą ir naujos kartos sukrautą silicio sujungimo (SSI) technologiją. Ši FPGA taip pat yra idealus pasirinkimas DSP intensyviam apdorojimui, reikalingam naujos kartos medicininiam vaizdavimui, 8k4k vaizdo įrašams ir nevienalyčiai belaidei infrastruktūrai.
„XCVU065-2FFVC1517I“ įrenginys suteikia optimalų našumą ir integraciją esant 20 nm, įskaitant serijinį I/O pralaidumą ir loginę talpą. Ši serija, kaip vienintelė aukštos klasės FPGA 20NM proceso mazgų pramonėje, yra tinkama programoms nuo 400 g tinklų iki didelio masto ASIC prototipo projektavimo/modeliavimo.
„XCVU7P-2FLVA2104I“ įrenginys suteikia aukščiausią našumo ir integruotą funkcionalumą 14 nm/16 nm FINFET mazguose. Trečiosios kartos AMD 3D IC naudoja sukrautos silicio sujungimo (SSI) technologiją, kad nutrauktų Moore'o įstatymo apribojimus ir pasiektų aukščiausią signalo apdorojimo bei serijinio I/O pralaidumo, kad atitiktų griežčiausius projektavimo reikalavimus. Tai taip pat suteikia virtualią vieno lusto projektavimo aplinką, kad būtų užtikrintos registruotos maršruto linijos tarp lustų, kad būtų pasiekta virš 600MHz, ir pateikti turtingesnius bei lankstesnius laikrodžius.