XCZU11EG-3FFVC1760E viename įrenginyje sujungia turtingą 64 bitų keturių branduolių arba dviejų branduolių „Arm“ ® Cortex-A53 apdorojimo sistemą ir programuojamą loginę „UltraScale“ architektūrą, pagrįstą dviejų branduolių „Arm Cortex-R5F“. Be to, jame taip pat yra lustinė atmintis, kelių prievadų išorinės atminties sąsajos ir turtingos periferinio ryšio sąsajos.
XCZU47DR-L2FFVG1517I Xilinx XC7A100T-2FGG676I Gali pasiekti didesnį ekonominį efektyvumą įvairiais aspektais, įskaitant logiką, signalų apdorojimą, įterptąją atmintį, LVDS I/O, atminties sąsajas ir siųstuvus-imtuvus. Artix-7 FPGA puikiai tinka sąnaudoms jautrioms programoms, kurioms reikia aukščiausios klasės funkcijų.
XCZU15EG-2FFVB1156I lustas turi 26,2 Mbit įterptąją atmintį ir 352 įvesties / išvesties gnybtus. 24 DSP siųstuvas-imtuvas, galintis stabiliai veikti 2400MT/s greičiu. Taip pat yra 4 10G SFP+ šviesolaidinės sąsajos, 4 40G QSFP šviesolaidinės sąsajos, 1 USB 3.0 sąsaja, 1 Gigabit tinklo sąsaja ir 1 DP sąsaja. Plokštė turi savikontrolės įjungimo seką ir palaiko kelis paleidimo režimus
Kaip FPGA lusto narys, XCVU9P-2FLGA2104I turi 2304 programuojamus loginius blokus (PL) ir 150 MB vidinės atminties, užtikrinančią iki 1,5 GHz taktinį dažnį. Pateikta 416 įvesties / išvesties kaiščių ir 36,1 Mbit paskirstyta RAM. Jis palaiko programuojamų vartų masyvo (FPGA) technologiją ir gali pasiekti lankstų dizainą įvairioms programoms
XCKU060-2FFVA1517I buvo optimizuotas sistemos veikimui ir integravimui pagal 20 nm procesą, taip pat įdiegta vieno lusto ir naujos kartos sukrauto silicio sujungimo (SSI) technologija. Šis FPGA taip pat yra idealus pasirinkimas intensyviam DSP apdorojimui, reikalingam naujos kartos medicininiam vaizdavimui, 8k4k vaizdo įrašams ir nevienalytei belaidžiai infrastruktūrai.
XCVU065-2FFVC1517I įrenginys užtikrina optimalų našumą ir integraciją esant 20 nm, įskaitant nuoseklųjį įvesties / išvesties pralaidumą ir loginį pajėgumą. Kaip vienintelė aukščiausios klasės FPGA 20 nm proceso mazgų pramonėje, ši serija tinka naudoti nuo 400G tinklų iki didelio masto ASIC prototipo projektavimo / modeliavimo.