XCZU9CG-L1FFVB1156I Šis produktas integruoja turtingą 64 bitų keturračių arba dvigubos šerdies ARM ® „Cortex ®-A53“ ir „Dual Core Arm Cortex-R5F“ apdorojimo sistemą (pagal „Xilinx“) ® ultrascale? MPSOC architektūra. Be to, tai taip pat apima mikroschemų atmintį, kelių prievadų išorines atminties sąsajas ir įvairias periferinio ryšio sąsajas.
„XCKU060-2FFVA1156I“ lauko programuojami vartų masyvas gali pasiekti ypač aukštą signalo apdorojimo pralaidumą vidutinio nuotolio įrenginiuose ir naujos kartos siųstuvuose. FPGA yra puslaidininkinis įrenginys, pagrįstas konfigūruojamo loginio bloko (CLB) matrica, sujungta per programuojamą sujungimo sistemą
„10M50DAF484C8G“ įrenginys yra vienas lustas, nestabilus pigių programuojamas loginis įrenginys (PLD), naudojamas integruoti geriausią sistemos komponentų rinkinį.
„XCZU47DR-2FFVE1156I“ įterptoji sistema „Chip“ (SOC) yra vieno lusto adaptyvi RF platforma, galinti patenkinti dabartinius ir būsimus pramonės poreikius. „Zynq Ultrascale+RFSOC“ serija gali palaikyti visas dažnių juostas, mažesnes nei 6 GHz, tai atitinka kritinius naujos kartos 5G diegimo reikalavimus. Tuo pačiu metu jis taip pat gali palaikyti tiesioginį RF mėginių ėmimą 14 bitų analoginiams ir skaitmeniniams keitikliams (ADC), kurių mėginių ėmimo greitis yra iki 5GS/s ir 14 bitų analoginių-skaitmeninių keitiklių (DAC), kurių mėginių ėmimo greitis yra 10 Gs/s, abu turi analogišką juostą iki 6 GG.
„10ax115R3F40I2LG“ yra aukščiausias vidutinio diapazono 20 nanometrų FPGA su 96 pilnais dvipusiais siųstuvais, palaikančiais lusto ir lusto duomenų spartą-17,4 Gbps. Be to, FPGA taip pat suteikia duomenų perdavimo greitį iki 12,5 Gbps ir iki 1,15 milijono ekvivalentų logikos vienetų.
5SGSMD5H3F35I3LG yra lauko programuojamų vartų masyvo (FPGA) lustas, priklausantis „Stratix V GS“ serijai. „Stratix V GS“ įrenginyje yra daugybė kintamų tikslių DSP blokų, palaikančių iki 3926 18x18 arba 1963 27x27 daugikelius. Be to, „Stratix V GS“ įrenginiai taip pat siūlo integruotus siųstuvus su 14.